高共模抑制比(CMRR)儀表放大器電路原理圖講解

2023-08-09 16:25:49 來源:circuit-diagramz


(資料圖)

儀表放大器中,高共模抑制比 (CMRR) 是一個理想的屬性,因為它允許精確的差分信號放大,同時抑制共模噪聲。我們將在這篇文章中討論高 CMRR 儀表放大器的電路原理圖。

三個運算放大器(op-amps)加上一些精密電阻組成了儀表放大器電路。該電路的基本設計包含兩個輸入端子:一個用于同相信號 (V1),另一個用于反相信號 (V2)。第三個運算放大器的輸出連接到兩個電阻器的連接點,從中獲得輸出。讓我們更詳細地檢查該電路:

差分放大器連接到第一運算放大器。通過電阻器 (R1),非反相輸入 (V1) 連接到運算放大器的反相端子。反相端子 (V2) 直接連接到反相輸入 (V2)。在此配置中,共模電壓被抑制,而差分電壓 (V1 – V2) 被放大。

單位增益緩沖器連接到第二個運算放大器。第一個運算放大器的輸出與其非反相輸入相連。該緩沖器具有高輸入阻抗和低輸出阻抗,將初始級與后續級隔離。

與第一級類似,第三個運算放大器被設置為差分放大器。其反相輸入直接連接到反相端子,而其非反相輸入通過電阻器 (R3) 連接到反相端子。共模電壓在此階段被抑制,而差分電壓被進一步放大。

輸出由連接到第三個運算放大器輸出的兩個電阻器(R2 和 R4)的交叉點產生。儀表放大器的增益由這些電阻器控制。

通過級聯兩個差分放大器級,儀表放大器的 CMRR 大大提高。此外,使用優質運算放大器和精密電阻有助于保持準確性和穩定性。

重要的是要記住,組件值和運算放大器的選擇可能會根據單個應用的需求和預期的性能標準而變化。

標簽:

上一篇:六路開關電路原理圖講解
下一篇:最后一頁